欢迎报名|CARFIC立项两项PRP项目

PRP(Participation in Research Program)是指学校(院)通过有组织、有计划地让本科生参与课外科研项目的研究工作,接受科学研究基础训练,以培养学生的协作能力与团队精神,培养学生的独立思考能力和交流能力,提升创新精神和实践能力,从而提高学生的综合素质。今年CARFIC共申请立项两项PRP项目,希望招募一批本科学生参与项目,锻炼实践能力,更多的了解集成电路专业信息,更好的培养未来科研方向兴趣。

CARFIC项目总览

项目名称指导老师项目编号批准执行时间招收人数学分项目状态办公地址邮箱
低功耗SAR ADC关键技术研究金晶T030PRP39092半年32学校通过待报名微电子楼407/410jinjing@sjtu.edu.cn
基于CMOS工艺的全数字频率综合器(ADPLL)关键技术研究金晶T030PRP39091半年32学校通过待报名微电子楼407/410jinjing@sjtu.edu.cn

报名对象:

1-3年级在校本科学生

报名时间

第一轮 2020年12月14日—2020年12月25日

第二轮 下学期第1周—第2周 (具体时间届时再通知)

报名方式

1. 学生选项报名操作流程:

“参与的项目”—“申请加入的项目”—在“项目批次”中选“第39期PRP”—在列表中寻找有兴趣的项目—“详细申请”—填写联系方式和自我介绍。

2. 立项人确认学生操作流程:

“项目信息”—“我申请的项目” —“申请表”详细—申请表下方点击“成员信息审核”挑选学生。

项目简介

低功耗SAR ADC关键技术研究

ADC是集成电路设计领域的重要分支,而SAR ADC是低功耗ADC的常用结构。本课题旨在研究低功耗逐次逼近型模数转换器设计中的关键技术瓶颈,解决输入电容、线性度之间的折衷问题,为低功耗逐次逼近型模数转换器拓宽应用范围奠定基础。此项工作,针对本科生的知识特点,充分发掘其潜力,能够非常好的培养学生独立思考,文献检索和阅读的能力;同时,成果也能及时使用在当前研发项目中,让本科生可以接触实际的集成电路设计,为研究生阶段的进一步学习打下基础。

基于CMOS工艺的全数字频率综合器(ADPLL)关键技术研究

随着CMOS工艺节点的不断提升,芯片集成度不断提高,ADPLL逐渐取代传统模拟PLL,在无线通信射频收发机芯片中产生本振信号。本课题旨在通过全数字锁相环相位噪声模型的建立,给出具体模块电路的设计指标,并从系统层面进行优化。项目从ADPLL系统建模入手,为参与的同学提供多种选择,有兴趣的同学可以选择进行部分关键电路模块(DCO、TDC)设计,针对本科生的知识特点,充分发掘其潜力,能够非常好的培养学生独立思考,文献检索和阅读能力;同时,成果也能及时使用在当前研发项目中,让本科生可以接触实际的集成电路设计,本项目提供流片机会,为研究生阶段的进一步学习打下基础。

相关文章